在电路设计中怎样进行低能耗设计
现代科技的发展,使得整个电子行业的发展取得了突破性进步,在电子行业的发展过程中,信号以及信号的强度对于整个行业的功能操作具有重要意义。在电路设计中,信号需要上下拉的原因很多,但也并不是个个都要拉。如果上下拉电阻拉一个单纯的输入信号,电流也就几十微安以下,但如果是拉一个被驱动了的信号,其电流会达到毫安级,现在的系统常常是地址数据各32位,隔离后的总线及其它信号,如果都上拉的话,几瓦的功耗就耗在这些电阻上了,在电路设计中,这并不符合低能耗的要求,所以要进行一定的考量。
但是同时对于内部不太复杂的芯片,其功耗是很难确定的,这是因为它主要由引脚上的电流确定,一个ABT16244,若是没有负载的话耗电大概不到1毫安,但是它的指标要达到是每个脚可驱动60毫安的负载(如匹配几十欧姆的电阻),就是说满负荷的功耗最大可达60*16=960mA,当然只是电源电流这么大,热量都落到负载身上了,很多时候这种小的芯片的消耗并不大,所以可以在很多时候恰当地不去考虑这些。
电路设计的原理虽说专业人士容易掌握,但是像这种比较普通比较常见的规则,都是与现实相通的,所以在很多时候,为了减少电路设计的能耗,是要对症下药,能够真正解决掉这些问题。